工学 >>> 计算机科学技术 >>> 计算机系统结构 >>> 计算机系统设计 并行处理 分布式处理系统 计算机网络 计算机运行测试与性能评价 计算机系统结构其他学科
搜索结果: 1-15 共查到计算机系统结构 DSP相关记录18条 . 查询时间(0.356 秒)
中国科学院合肥物质科学研究院专利:高速浮点DSP处理器的以太网接口与TCP/IP协议实现技术
YHFT-DX是国防科技大学设计的一款高性能定点DSP。论文设计并实现了YHFT-DX指令控制流水线,提出了在YHFT-DX 超长指令字结构中跨取指包边界派发和指令预取的方法,有效提升了流水线的性能。对指令流水线进行了高频结构优化,将派发部件的关键路径延时压缩40%,满足了600 MHz频率的设计目标。
针对通用JTAG端口不能在远距离对高速处理器进行仿真的问题,提出增强型JTAG接口方案。通过讨论高速处理器的JTAG端口信号的特征和时序,定性分析JTAG接口不能用于远距离仿真的原因。对通用JTAG接口进行信号驱动以及信号完整性补偿,给出接口的电路图和测试结果。实验结果表明,增强型JTAG接口可在120 cm外对高速处理器进行仿真。
介绍IEEE 1394总线在伺服控制系统中的应用。设计1394前端通信模块,通过其中的DSP来控制IEEE 1394芯片,实现数控系统与伺服单元的IEEE 1394高速总线接口。给出1394前端通信模块的软硬件设计。1394前端通信模块与上位机及运动控制器的通信测试实验证明了IEEE 1394总线技术应用于伺服控制系统中的可行性。
基于DSP的USB口数据采集分析系统     DSP  USB  FPGA  CPLD       2009/8/4
介绍了一种基于DSP的USB口振动、噪声信号采集分析系统构造方案,并对其各模块进行了分析,该方案完全实现了在系统编程和配置。针对USB模块详细介绍了CYPRESS公司的EZ-USB芯片,说明了其固件(Firmware)和驱动程序框架。
以TI公司的TMS320VC5416定点数字处理芯片为核心,设计了包括采样时钟、输入转换、数据处理、输出转换等完整的一套自适应线谱增强处理系统。利用此芯片针对数据处理的专用指令,很好地消除了自适应过程中的截尾误差,大大提高了处理精度和自适应过程的稳定性;利用此系列芯片的高速处理能力、丰富的接口及各种片上外设,提高了整个系统的稳定性、吞吐能力和处理速度。最后,给出了实验结果及结论。
研究了基于ARM微处理器S3C2410A与TMS320C6211 DSP双核体系结构的嵌入式交通信息视频检测系统的设计方案,设计了ARM和DSP系统单元间通信接口的硬件连接方案和驱动程序。ARM系统单元采用ARM-Linux嵌入式操作系统,通过DSP的HPI接口与DSP系统单元进行通信,将其看作一个字符型外部设备进行读写操作。系统具有性能高、功耗和成本低、稳定性和实时性好、可扩展性强等优点。
为了满足捷联惯导系统应用的需要,设计了基于DSP技术和CPLD技术的导航计算机。整个系统是以数字信号处理单片机TMS320VC33为核心的单CPU结构的计算机系统,CPLD的设计主要是实现对加速度计和里程表的输出信号的计数及实现DSP与外部的通信。整个系统结构简单、体积小、功耗低且能满足系统实时性的要求。
为了克服在高速实时信号处理领域中传统单DSP系统处理能力的瓶颈,多DSP并行处理技术应运而生,成为当前该领域研究的热点。该文提出了一种基于FPGA内部的软FIFO互连结构和4片TI公司的高性能浮点型DSP——TMS320C6701构成的多个DSP之间通信的并行信号处理系统。
利用蠕虫算法,结合多处理器并行计算的特点,构成了一种基于总线共享和链路口通信,并可自适应扩展的混合并行处理的结构。从可测性设计、实时操作系统角度对该系统进行了设计和讨论,着重介绍了系统的硬件调试、系统测试以及软件加载方法,为高速实时信号处理硬件平台的设计与开发提出了一种可行的解决方案。
数字视频监控系统以其直观、方便和信息内容丰富的特点而被广泛应用,笔者采用DSP+ARM双核结构,选用TMS320DM642为图像采集处理,AT91RM9200为实时控制,DSP通过CCD摄像头对特定的区域采集视频图像,并由视频解码芯片进行视频解码,处理后的数字视频信号由DSP通过视频运动检测算法进行图像处理,异常情况时则立刻由DSP向ARM施加中断信号,并将识别处理后的结果全部发送过去.ARM对D...
应用高性能DSP作为数据处理的主节点,借助多DSP并行处理技术设计大规模实时处理系统已成为发展趋势。该文介绍了多DSP并行处理技术,研究了一种基于网络交换结构的多DSP系统构成及并行处理单元DSP间的互联技术,针对多DSP系统的调试与开发给出了一种解决方案。该项技术拓展了DSP的网络接口能力,实现了DSP技术与网络技术的完美结合,推动了网络化测控技术的发展。
介绍了由DSP芯片构成的多处理器并行系统的结构和性能以及在多处理器并行系统上并行实现ATR算法需要考虑的主要问题,着重研究了在指令级并行DSP处理器上实现ATR算法的并行化软件开发方法,对ATR算法的实用化和工程化具有重要的参考价值。
该分析系统的测试分析由多DSP并行处理器实现,PC软件负责与用户的交互,真正实现Windows的多任务机制。系统硬件采用模块化和低噪声设计技术,与实现实时测试分析相关的所有硬件电路均置于仪器箱中,完全独立于PC机,采用USB2.0与PC机通讯。该分析测试系统将信号测试分析、海量数据记录、信号源、冲击测试分析、声学和阶比分析等集于一体,在同一仪器上实现了多种分析功能。系统内置了ICP恒流源,可直接与...

中国研究生教育排行榜-

正在加载...

中国学术期刊排行榜-

正在加载...

世界大学科研机构排行榜-

正在加载...

中国大学排行榜-

正在加载...

人 物-

正在加载...

课 件-

正在加载...

视听资料-

正在加载...

研招资料 -

正在加载...

知识要闻-

正在加载...

国际动态-

正在加载...

会议中心-

正在加载...

学术指南-

正在加载...

学术站点-

正在加载...